• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的IRIG-B(DC)碼解碼

    基于FPGA的IRIG-B(DC)碼解碼

    作者: 時間:2012-07-03 來源:網絡 收藏

    2.5 1 PPS提取模塊
    1 PPS提取模塊是產生1 PPS信號。上電復位后能夠產生高電平寬度為5 ms,周期為1 s的游離1 PPS信號,當全局控制模塊搜索到幀頭位置后,通過全局控制信號count來修正1 PPS信號上升沿的位置。圖6是在M0delSim SE 6.6下的仿真1 PPS信號輸出。觀察圖6可知1 PPS信號輸出正確。

    本文引用地址:http://www.czjhyjcfj.com/article/190174.htm

    b.JPG


    2.6 串口模塊
    串口模塊是將天、時、分、秒、TOD串行輸出到B()碼上位機軟件。在串口模塊中按照規定的組幀協議將天、時、分、秒、TOD的BCD碼組幀輸出。利用本廠設計生產的B()碼發生器輸出固定時間的B()碼,然后用本設計方案設計試制的B(DC)碼,最后通過串口連接到PC機上進行測試。圖7是B(DC)碼解碼上位機軟件的測試結果,顯示正確。

    c.JPG



    3 結語
    傳統的碼解碼器采用微處理器設計,器件較多,結構較復雜,尤其是在受到外界干擾的情況下,會出現死機等故障。而采用設計的解碼器集成度高、設計靈活方便,在很大程度上解決了上述問題。
    隨著我國電力自動化水平的不斷發展,電力生產設備的可靠性和小型化是必然的趨勢。在這方面能發揮較好的作用,其應用可使電力生產設備結構更加簡單緊湊,性能更加可靠、穩定。


    上一頁 1 2 3 4 下一頁

    關鍵詞: IRIG-B FPGA DC 解碼

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 固安县| 巩留县| 连平县| 宣化县| 都匀市| 叶城县| 商南县| 容城县| 武安市| 西昌市| 天全县| 许昌市| 环江| 淅川县| 合肥市| 明水县| 买车| 文成县| 黄龙县| 文成县| 天门市| 织金县| 美姑县| 马龙县| 绵阳市| 双牌县| 鸡东县| 若尔盖县| 疏勒县| 丹阳市| 孟州市| 扬州市| 平远县| 阿克陶县| 弋阳县| 轮台县| 时尚| 宜兰市| 岳阳市| 卢龙县| 县级市|