• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 電源與新能源 > 設計應用 > 簡易USB與LVDS接口轉換器

    簡易USB與LVDS接口轉換器

    作者: 時間:2009-09-03 來源:網絡 收藏

    FPGA編程只需通過控制引腳,控制兩個并行信號的輸入輸出即可,同時可將數據的讀寫操作模塊化,從而進一步簡化系統編程。
    系統軟件設計流程如同6所示。由于遵循協議,在一段時間不進行任何操作時則進入模式。而3300也擁有這一特性。在一定時間系統不進行任何的讀寫操作,3300將進入模式,此時USB3300會自動關閉鎖相環時鐘輸出。

    本文引用地址:http://www.czjhyjcfj.com/article/181241.htm

    所以在系統啟動后,首先判斷USB3300的狀態,如果在模式下,則控制STP信號開啟內部時鐘,進入到同步模式。
    設備連接成功后,隨時判斷是否應該進行讀寫操作,若需要,則進入讀寫操作模塊,實現讀寫操作后又開始判斷讀寫。等待一段時間不執行讀寫操作后,USB3300則進入低功耗模式,關閉鎖相環,等待下次讀寫操作時再重新啟動內部時鐘。

    5 結論
    采用專用USB3300,SN65LV1023,SN65LV1224分別將USB協議物理層的差分信號和的低壓差分信號轉換成并行信號,并通過FPGA編程實現協議編程的轉換。該系統設計較為簡單,并且系統拓展較簡單,可易于實現USB、對多種的轉換。
    由于串口通信協議的物理層信號較為復雜,FPGA直接與其物理層信號進行數據交互比較難以實現,難以做到時序同步,而采用專用的將串行信號轉換成并行數據信號,則大大簡化邏輯門陣列編程。該系統合理使用USB3300和SN65LV1023與SN65LV1224接口器件使得邏輯門陣列的編程易于實現,也可使用其他的專用,實現不同接口的轉換。


    上一頁 1 2 3 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 韶关市| 申扎县| 塔河县| 榆林市| 阳山县| 察雅县| 南通市| 类乌齐县| 边坝县| 鄂温| 环江| 淮北市| 龙江县| 瓦房店市| 望奎县| 紫云| 安丘市| 孝昌县| 保山市| 同江市| 连州市| 措勤县| 鄯善县| 方山县| 磐安县| 咸宁市| 富宁县| 江永县| 洪江市| 蚌埠市| 宁津县| 江达县| 石泉县| 朝阳县| 房山区| 三明市| 丰都县| 镇坪县| 曲松县| 邢台县| 柘城县|