• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 消費電子 > 設計應用 > 基于PCIe總線的航空視頻采集記錄系統的設計

    基于PCIe總線的航空視頻采集記錄系統的設計

    作者: 時間:2012-02-16 來源:網絡 收藏

    2.3 數據回放
    回放是方便飛行員能夠實時監控訓練和試驗的情況。采用Philips公司的SAA7121編碼器,將FPGA處理后的視頻數據轉換為PAL制的綜合視頻,送給飛行員面前的監視器進行顯示。如圖4所示。

    本文引用地址:http://www.czjhyjcfj.com/article/165890.htm

    d.jpg


    SAA7121需要進行初始化配置后才能工作,初始化通過設置編碼器的寄存器,配置其工作模式。初始化要通過I2C完成,的I2C接口由FPGA實現。同步時鐘CLK VO和8-bit并行視頻數據都是由FPGA解碼處理后傳輸過來的。編碼器的工作頻率為27MHz,FPGA解碼后的視頻數據經過SAA7121編碼器的綜合視頻信號CVBS送給監視器。同時也了一個備用的YC分量視頻接口。
    2.4 視頻傳輸
    的視頻數據經過FPGA解碼處理后需要通過傳輸給嵌入式CPU以便于實時壓縮存儲。實現高速的總線是海量數據傳輸的關鍵。數據傳輸總線技術是不斷更新發展的過程。在數據通訊的起初階段,串行通訊因為信號簡單、實現方便而應用廣泛,占有統治地位,例如RS422串行通訊,盡管速率不高,目前仍然很有生命力。為解決串行通訊的瓶頸問題,開始采用并行傳輸總線,并行通訊的速率取決于時鐘頻率和數據寬度。目前最流行33MHz/32bit的PCI總線,峰值傳輸速率可達132Mbps。當繼續提高時鐘頻率時,并行通訊總線的數據寬度卻成為繼續提高速率的障礙。由于極高頻下的線路串擾和反饋,難以保證多路并行總線信號數據同步的一致性,數據通訊的傳輸技術從并行回歸到串行,并行雙向的PCI總線發展為串行單向的總線。速率高達2.5Gbps的PCIe總線有三對差分信號,即同步時鐘CLK+/CLK-、接收信號R+/R-和發送信號T+/T-。PCIe總線電路如圖5所示。

    e.jpg


    在PCIe這種高速信號傳輸總線中,數據不是直接通過信號導線的電壓信號,而是通過高頻耦合方式傳輸的。圖5中的C1、C2就是發送方的耦合電容,應盡量靠近橋片。每一對差分信號都應該有耦合電容,圖5中時鐘和接收信號對的耦合電容,隱含在PCIe的主控方。



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 青州市| 延寿县| 清河县| 安吉县| 永仁县| 平安县| 阿拉善盟| 济南市| 额尔古纳市| 怀宁县| 府谷县| 奉新县| 洪洞县| 沂南县| 望谟县| 巩义市| 田东县| 雷波县| 六盘水市| 仪陇县| 孟村| 和顺县| 青神县| 高邮市| 海兴县| 东方市| 开封县| 吉首市| 巴马| 顺昌县| 南雄市| 额尔古纳市| 孟津县| 那坡县| 天全县| 平定县| 景洪市| 德保县| 林口县| 额敏县| 东兰县|