• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 關 閉

    新聞中心

    EEPW首頁 > 工控自動化 > 設計應用 > PAD在接收機動態可重構結構中的應用設計

    PAD在接收機動態可重構結構中的應用設計

    作者: 時間:2011-01-13 來源:網絡 收藏

      相位檢測器和低通濾波器一樣需要利用兩片TRAC器件來實現。而外部元件對于放大器和濾波器都是必不可少的,所以必須對滿足條件的元件進行合理取值。

    可編程ADC的實現

      認知無線電對其前端采用的高性能模-數轉換器(ADC)及模擬器件的要求都較高,而FPGA在基帶數字信號處理方面又迫切需要可重配置。為了適應以上要求,可以首先考慮使用可編程模擬器件來實現ADC,以下是兩種具體實現方法。

      FIPSOC混合信號片上系統

      SIDSA公司的FIPSOC混合信號片上系統是快速開發模擬、數字集成的理想工具。FIPSOC芯片包括內嵌的增強型8051微處理器、現場可編程門陣列(FPGA)以及一組面向信號調理和數據采集的可靈活配置的模擬單元。與分離的模擬、數字FPGA方案相比,采用FIPSOC混合信號片上系統,可使產品周期縮短30~40%。

      可編程的模擬、數字單元與8051的單片系統包括模擬單元、轉換單元、可編程數字單元、8051內核和該系列中的所有器件具有兼容的存儲器分布,其中轉換單元含有4路DAC(分辨率可配置為8至10位),采用逐次逼近算法,可利用這些DAC實現高達800KHz采樣率的ADC(見圖4)。

    數據轉換模塊的框圖

    圖4 數據轉換模塊的框圖

      數據轉換模塊包含4個8位的逐次比較寄存器(SAR),它可以和內部的DAC聯合工作,以獲得模/數轉換。


      每一個通道有一個獨立的SAR,它接收逐次比較的結果,并驅動對應的DAC,每一個通道的轉換可以獨立進行。當轉換模塊編程為9或10位ADC轉換時,相應的SAR形成組:9位ADC時,SAR1和SAR2為一組,SAR3和SAR4為一組;10位ADC時,所有4個SAR形成一組。這時,成組的SAR各自工作1至2個周期,在轉換結束時,SAR將其內容寄存在輸入/輸出寄存器中,并使能中斷產生模塊。在連續轉換模式下,將啟動下一次轉換。在轉換過程中,可編程邏輯模塊可以獨立發布轉換命令,這將給本次以及下一次轉換帶來錯誤。在連續轉換模式下,這將導致致命錯誤,因為錯誤是可以傳遞的,并將得到不可預料的結果。

      其控制部分是一個標準的8051微處理器。復合后,8051核首先對可編程元胞進行配置,配置完畢后可以當作一個通用的微處理器使用。為了更好的支持FIPSOC的特性,已對其指令和功能單元做了一些改進。

     CypressPSoC器件

      Cypress半導體公司的PSoC混合信號架構將可編程的模擬與數字模塊同8位微控制器進行了完美集成,這種獨特的功能組合使人員能夠針對各種實現無與倫比的靈活性。最新CY8C23x33器件采用8位逐次逼近ADC,能實現高達375Ksps的采樣率。此外,該解決方案還具備可實現出色可配置性的26個GPIO,能夠快速適應不斷變化的特性要求。該器件采用5x5mm的QFN封裝,能夠最大限度地縮小板極空間。



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 日喀则市| 万盛区| 灌阳县| 云霄县| 资中县| 平湖市| 天峻县| 西充县| 台南县| 将乐县| 连南| 繁峙县| 盘锦市| 济源市| 乐至县| 资阳市| 沭阳县| 镇坪县| 玉田县| 武威市| 巩义市| 壤塘县| 定襄县| 勃利县| 左贡县| 甘洛县| 吉隆县| 长白| 都安| 冕宁县| 邵武市| 包头市| 巴彦县| 宜兰县| 西乌珠穆沁旗| 胶州市| 连州市| 香港| 拜泉县| 镇赉县| 海宁市|