• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 消費電子 > 設計應用 > 可以消除開關噪聲的DDR內存系統電源

    可以消除開關噪聲的DDR內存系統電源

    作者:■ On Semiconductor Jim Lepkowsk 時間:2002-12-05 來源:電子設計應用 收藏
    本設計介紹了一種應用于內存系統的獨特、低成本的電源電路。
    常規內存系統包括一個雙反向轉換器和一個輸出參考電壓。與常規設計不同,本文用線性調節器代替反向轉換器,見圖1,具有消除PWM轉換器開關噪聲的優點。
    內存系統要求穩定的2.5V主電源(VDD)、端電壓(VTT)和參考電壓(VREF),其中VDD、VTT可引出和吸收電流,,這些要求給電源設計者帶來新挑戰。
    本電路中,低壓同步反向器產生8A,2.5V的主電源VDD輸出,VTT和VREF通過運放的線性調節設計實現。電路專門為低功耗DDR系統(如pc機)設計,根據需要可通過改變電感、電容設計大功率系統(如PC工作站)。VDD驅動內存集成電路和緩存接口電路,VTT驅動上拉電阻。由于上拉電阻功耗,為降低功耗,使,此時功耗僅為原來的1/4。VREF為接收端電路的微分放大器提供輸入電壓。
    電路中利用了On Semiconducton NCP1571低壓同步反向控制器產生2.5VDD,控制器包括N溝道MOSFET(瞬態響應時間為200ns)反向調節器的必要電路,允許偏差為±1%的輸出、200kHz固定內部頻率。
    如上述,,約為1.25V,運算放大器U2a、U2b為電壓跟隨器,產生VTT,VDD經R5、R6分壓后作為U2b的輸入產生VREF。U2b具有過濾功能,可消除同步反向轉換器產生的高頻開關噪聲,VTT輸出由U2a、Q3、Q4通過電壓跟隨電路配置產生。因此,VTT輸出為50% VDD,而不是靜態1.25V。■


    圖1 產生三端輸出電壓(VDD, VTT, VREF)的DDR內存系統電源。本設計利用了反向轉換器和線性調節器。


    關鍵詞: DDR 存儲器

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 都江堰市| 宁国市| 乌拉特中旗| 静安区| 岗巴县| 和平县| 江口县| 洛浦县| 长子县| 句容市| 临湘市| 汤阴县| 饶平县| 龙口市| 顺义区| 济源市| 中宁县| 石渠县| 曲沃县| 镇平县| 阿拉善左旗| 思南县| 巩留县| 关岭| 岢岚县| 黄骅市| 巴马| 澜沧| 大名县| 天峨县| 象山县| 翁源县| 垣曲县| 灌云县| 维西| 探索| 东安县| 于都县| 宁强县| 比如县| 邹城市|