• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 新品快遞 > Lattice可簡化時鐘網(wǎng)絡設計

    Lattice可簡化時鐘網(wǎng)絡設計

    ——
    作者: 時間:2005-12-29 來源: 收藏
     半導體公司為高性能通訊和計算產(chǎn)品推出第二代零延時發(fā)生器,它產(chǎn)生20個輸出,每個輸出的轉(zhuǎn)換率都以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(huán)(PLL)及分隔器系統(tǒng)從參考輸入綜合多種頻率。

      該發(fā)生器基于非易失系統(tǒng)內(nèi)E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數(shù)性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經(jīng)提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸入時鐘頻率范圍已經(jīng)擴展到5MHz至400MHz,可支持8.192MHz。該器件還具有通用輸出緩存,可為DDRII和QDRII存儲器(高達400MHz)提供時鐘。


    評論


    相關推薦

    技術專區(qū)

    關閉
    主站蜘蛛池模板: 浦北县| 衡水市| 安阳县| 阳山县| 河北区| 安宁市| 玉溪市| 石狮市| 都匀市| 台北市| 宜宾市| 揭东县| 镇坪县| 香河县| 霍林郭勒市| 宁安市| 庐江县| 肥城市| 体育| 岑巩县| 北流市| 瓦房店市| 莎车县| 台前县| 栖霞市| 前郭尔| 沈丘县| 砚山县| 辽宁省| 泗水县| 唐河县| 同江市| 鱼台县| 伊川县| 平原县| 潜山县| 普兰店市| 安达市| 大同县| 顺义区| 邵东县|