• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  •  
      >> 返回首頁
      >> 背景介紹
      >> 評選規則
      >> 評選流程
      >> 廠商報名
      >> 評選投票
      >> 結果公布
    >> 往屆回顧
      >> 聯系我們
      >> 來稿要求
      >> 頒獎典禮

    贊助企業:

    獎品贊助:





    評選類別 最佳FPGA
    產品名稱 Altera Stratix V FPGAs
    產品簡介

    產品特點和描述 (Innovation Outline) :
    Altera Stratix V FPGA通過這些工藝和特殊架構技術創新,解決了帶寬,成本,和功耗上的挑戰,從而幫助用戶取得以下技術優勢:
    - 利用高效低功耗收發器突破帶寬限制
    ? 集成28G和14.1-Gbps收發器,相對于前代器件收發器功耗降低達50%
    ? 可接駁多達6個72位DDR3存儲器接口,速率可達1066MHz/2132Mbps
    ? 2.5TMACs信號處理性能
    ? PCI Express Gen3, Gen2, Gen1硬核(hard IP)支持
    ? 在FPGA內核中內嵌Hardcopy模塊及收發器中集成硬核可消除系統瓶頸
    - 提高單片集成度,減低成本
    ? 通過內嵌Hardcopy模塊,籍其相當于14.3MASIC門或1.19M邏輯單元的規模,達到倍增器件密度而無損成本以及功耗指標。
    ? 部分重配置(partial reconfiguration)技術允許用戶減小設計尺寸,節省制板面積,成本及功耗
    ? 小數鎖相環(fPLL)增加了時鐘靈活性,并可替代外置VCXO
    ? 收發器集成了電散射補償(EDC)功能,無需外置PHY來接駁光模塊
    - 取得極度的靈活性
    ? 部分重配置使得用戶可以在運行中改變內核功能
    ? 收發器動態重配置可以方便的支持多個協議/速率,或改變PMA設置
    ? 通過協議配置(CvP)功能利用設計中原有的PCI Express通道加載/更新FPGA,減小板級設計復雜度
    - 降低系統功耗:Stratix V利用以下關鍵技術取得相對前代產品30%的總功耗降低
    ? 可編程功耗技術
    ? TSMC 28HP工藝優化
    ? 0.85-V核電壓
    ? 部分重配置
    ? 內嵌Hardcopy模塊和收發器集成硬核
    ? Altera在Stratix V FPGA中的技術創新在確保成本和功耗符合預算的前提下滿足更高的帶寬需求,借以超越摩爾定律的限制。

    參選公司簡介

    Altera公司(NASDAQ: ALTR)是可編程邏輯解決方案的倡導者,幫助系統和半導體公司快速高效地實現創新,突出產品優勢,贏得市場競爭。Altera的FPGA、CPLD和HardCopy? ASIC結合軟件工具、知識產權和客戶支持,為全世界13,000多名客戶提供非常有價值的可編程解決方案。Altera成立于1983年,2010年年度收益達到19.5億美元。Altera總部位于加州圣何塞,擁有分布在19個國家的2,600多名員工

    產品圖片  
    Copyright ©2010 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
     
    主站蜘蛛池模板: 原阳县| 芦溪县| 青海省| 会泽县| 隆尧县| 会昌县| 北票市| 丹江口市| 莫力| 宜兰市| 丰原市| 龙泉市| 淳安县| 固安县| 仁布县| 伊宁县| 沂南县| 肃宁县| 乃东县| 柳江县| 寿宁县| 宾川县| 沁源县| 望谟县| 台北市| 洮南市| 临西县| 农安县| 涡阳县| 常德市| 休宁县| 紫金县| 汉川市| 龙井市| 博野县| 剑河县| 钦州市| 景东| 邵武市| 康平县| 巴林左旗|